Помогнете ми! (За включване кондензатор усилвател дизайн)

Не отивам за много високо UGB. Виждам, че сте с помощта на 350 MHz opamp за движение на 10 MHz честоти. Топлинният шум ще бъде много високо в този случай. Така че, не правете Overkill в UGB ви. Също така ще има загуба на мощност, за да работи при много високи честоти. Можете да получите груба оценка на изискването уби курс чрез измерване на изходното напрежение своя суинг. Кажете, ако това е 1Vp-р и 1 MHz sinewave, тогава вашите изисквания уби процент се казва, че трябва да бъде в състояние да отговаря 1 V в 1 / 4 период от време на синусна вълна. Така че, вашите изисквания уби процент ще бъде около 4 V / μs. За безопасност, ние ще го направим 10 V / μs. В случай на извадката системи за данни. Ако имате 1 MHz sinewave вход и часовник с 10 MHz, а след това ще има 10 проби на вълна. Но sinewave slews, много по-бързо при пресичането на нулевата точка (или общ режим) и бавно се променя към върховете. Така че според това изчисление, трябва да видите уби скоростта на въвеждане на sinewave на нула-пропускателен пункт. След това можете да видите времето, необходимо за тази промяна. Тя ще ви даде оценка на въртене на изход. Най-вече ако имате уби размер от 10 -15 V / μs, не трябва да има проблем.
 
Благодаря ви Vamsi! Както е известно, когато се прилагат голям сигнал за opamp, например 1Vpp, един от входния транзистор на opamp се изключва, а другият е все още, така че уби курс SR = МКС / НК. Но за усилвател, ние също искаме да се получи напрежение печалба (Vout / VIN). За exampe печалба = 10, това означава, че за 2Vpp изход, входният сигнал е само 0.2Vpp. тази ситуация е различна с печалба = 1, уби курс в тази ситуация трябва да бъде по-висока, за да отговори на искането. Сега компенсация капацитет, аз използвах 500ff, опашката ток е 200us. но SR (400V/us) все още не изглежда достатъчно, за да работят на честота 10MHz за вземане на проби (T = 100ns). Как трябва да направя? Изглежда малко трудно да отидат за увеличаване на опашката ток.
 
Ако приемем, 0,4% за грешка в O / P на усилвател [посочени вход ще бъде 0,04%
 
Ур настоящите Изисквания за първия етап ще бъдат: UGB перспектива: IB1 = Gm * Von / 2 = 11Meg * Cc SR перспектива: IB1 = 8 Vf FS = 160Meg * Cc
 
Уа! Тъй като вие може да видите, ние трябва да се увеличи тока на МЗ, за да отговарят на изискването за SR. Как да знаем, ние не Overkill спецификация SR?
 
[Цитат = willyboy19] DC Печалбата на opamp наистина зависи от две неща: необходимата близо верига наддаване на точност и линейност на комутация-кондензатор печалба етап. Ако имате нужда от деветдесет милионаdb линейност спец. за тази печалба етап, DC печалбата на вътрешния OTA ще бъде най-малко 20 * log10 (10) + 90 = 110 db. Триъгълник изход на вашата печалба stge е триъгълник, вместо на sinewave форма показва, че сте много силни нечетен ред хармонични изкривявания. Това означава, че ви уреждане на точността е много лошо, вероятно е ограничена от уби скоростта на вътрешния си OTA. Трябва да има много на лечението, като за това как да проектират OPAMP с капацитивен товар в НК вериги. Най-популярната архитектура за това OPAMP ще бъдат сгънати cascode или телескопична усилвател. Не използвайте етап водача изход от клас AB, ако имате само чисто капацитивен натоварване. Трябва също да се обърне внимание на шум производителността на вашия усилвател и се уверете, че шума честотна лента е добре контролирано, така че псевдоним на шума не стане твърде значително. Това ще постави горна граница на GBW на OTA [/ цитат] не могат да осъзнаят как получаваме тази спекулация 20 * log10 (10) + 90 = 110 db? 1) линейност означава THD? 2) Защо log10 (10)? Дали това е правило на палеца?
 

Welcome to EDABoard.com

Sponsor

Back
Top