K
kishore2k4
Guest
Аз съм се опитва да проектира директно надолу преобразуване RF приемник, за да декодира 64-QAM 256-OFDM сигнали. Гамата за въвеждане на честота 600MHz и 1000MHz. Аз съм планирате да използвате следните сигнал верига Антена-> LNA ([URL = http://www.analog.com/en/prod/0, 2877, ADL5521, 00.html] ADL5521 [/URL]) -> Квадратура ация ([URL = http://www.analog.com/en/prod/0% 2C2877% 2CAD8348% 2C00.html] AD8348 [/URL]) -> Low Pass Filter (2Mhz) -> 12-битов Dual Channel ADC (> 20MSPS) -> FPGA LNA има шумова фигура '0,8 db (типично) и I / Q демодулаторът шумова фигура единайсетdb (типично). Моят въпрос е: Дали по-горе дизайн добър, тъй като в чувствителността на приемника за 2Mhz честотни канала? Предишната ми нишка, която по отношение на Zero-IF преобразуване доведе до предполага, че остана с IF-Вземане на проби, но размер е също важен фактор за моя дизайн. Ще дизайн IF-взимане на проби (единичен или двоен преобразуване) добив на по-добри резултати? Аз не използва никаква разлика в буфери за шофиране ADC, защото Квадратура ация (AD8348) basedband усилватели вградени, които могат пряко да кара ADC. Чувствайте се свободни да предложи промени или изцяло различен дизайн, тъй като аз никога не са проектирани RF свързани с вериги преди. Благодаря.