M4A5 32/32 решетка CPLD

P

plsiu

Guest
Dear All,
Аз съм се използва системата ispVMR да изтеглите късче поток файл в CPLD устройство M4A5, но аз използвам Xilinx успоредно изтегляне JTAG кабел, тя винаги показва не може да открие устройството.Имате ли thik им изтегляне кабел не е compatiable да се използва?

Благодаря много
plsiu

 
Здрасти,

Знам, че Xilinx не е толкова гъвкав като решетка, когато става дума за програмиране.Можете да изтеглите решетка кабел и ispVM вижда други устройства, както и M4A5.Проблемът може да бъде също така, че използвате Xilinx изтегляне кабел със софтуер решетка.Това е възможно, че за несъвместимост може да се намери там.

С уважение

 
Ползвал съм, че преди CPLD без никакви проблеми.

С помощта на кабел Xilinx е най-вероятно причината за проблема, който срещате.Въпреки че повечето кабели DL (Dongles) тези дни са доста подобни (всички те използват обикновено буфер, като 74 ** 244) те са малко по-различни връзки към паралелния порт.Предлагаме изграждане на една страна, те са доста прав-напред.

Не можех да си позволя да купя това (прочети някъде си $ 50) и аз трябваше Истински проблем намирането на схеми за решетка кабел DL, ММО, които следва да бъдат раздадени безплатно (като "Алтера", Xilinx др.) Благодарно някого за този форум бе така любезен да ми предостави това.

Можете да пропуснете 'Reset', 'Ispen "и" линии JTAG "и 74HC00, тъй като ние не се занимават с едно" устройство Ispen ", само на JTAG, която е това, което MACH4A5 употреби.

Аз не по-малко от 6 (!) Схеми за решетка кабел, всички са различни, и да използват различни пина на принтерния порт.Аз мисля * * Това е един АЗ използван.Ако не може да направи една, тогава аз ще се опитам и след промени за "кабел Xilinx", така че можете да превключите на кабел за програмиране xlinx, решетка и устройства.Ако не можете да получите тази схематично работа, аз ще разконструирате една направих (загуба на дизайна направих).

Успех, и съжалявам, ако това не е много от помощ, аз просто исках да публикувате като много информация е възможно, така че не трябва да водят публикуване Replys.BuriedCode,

Пс.Въпреки, че съм построил това, и ispVM казва "тя работи добре, аз все още да мина на всеки проект, работни

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="Тъжен" border="0" />

но аз не мисля, че това се дължи на кабела DL, просто ми е ужасно дизайн борда,
Съжалявам, но трябва вход, за да видите този прикачен файл

 
Здрасти,

JTAG е стандарт, но всеки продавач използват собствените си кабели и conector съпоставяне.

Освен това различните кабели са различни inducatance, капацитет и параметри timming.Входни и нива на мощност логика също са важни esspecially в 3.3V и 5V смесени конструкции.

Програмиране софтуер поема някои параметри и времето appropraite реализации ниво, ако всички тези условия не са изпълнени няма да забележите чип с програмен софтуер.

 

Welcome to EDABoard.com

Sponsor

Back
Top