E
eliben
Guest
Здравейте, В нашата молба, ние трябва да получава и да обедините няколко патентовани сериен канала (200 MHz) над влакна, и изпраща всички данни през Gigabit Ethernet. На пропускателната способност е ~ 60 MByte / сек, поддържано. Като цяло изпращане на данни тази сума е възможно над Gbit Ethernet, това в вградена система не е лесно. Това е така, защото ние трябва да го изпратите по UDP или TCP, за които се изисква TCP / UDP / IP стека (софтуер). Тъй като превод на собственически формат, със сигурност е направено в FPGA, аз се опитах да изчисли как да се прилагат в целия процес в FPGA. За пример, мога да взема "Алтера Stratix II GX (с построена в Gbit Ethernet PHY), добавете" Алтера ", MAC и TCP / IP стека на Nios II меки-ядрен процесор. За съжаление, както appnote 440 "Алтера" показва, максималната пропускателна способност е постижима този начин е само 15-17 MByte / s. За целите на сравнението, показателите на Gbit Ethernet адаптери за компютри показват максимална пропускателна способност 80-90 MByte / s. Въпреки това, аз не бих искал да се изгради в Pentium в вградена система. Всякакви предложения / препоръки за това как да се реши проблема? Благодаря предварително