Digital демодулация

S

shaomiss

Guest
Здравейте, Искам да използвам FPGA, за да демодулират QPSK сигнал. АКО = 140MHz BW = 3.5MHz Искам да използвам 70MHz проба Clock IF сигнал, доза работи?
 
това е по-добре, ако можете да използвате DDC в предния край b4 демодулация за превръщане на тази АКО бейсбенд или много близо до бейсбенд. B / W на 3.5Mhz не е проблем за FPGA да изпълнява QPSK демодулация. какво е скорост на данните, необходими?
 
70mhz няма да работи, 60Mhz, 65Mhz може би добре. ако използвате 70Mhz вземане на проби часовник, отрицателни спектър, включени в извадката, сигнала ще бъде псевдонима с положителен спектър, и вие няма да демодулират PSK сигнала. ако използвате 60M-65Mhz часовник на вземане на проби, основни спектър, включени в извадката, цифров сигнал ще бъде разположен в 10M-20MHz, и псевдонима ефект няма да се случи.
 
Здравейте искам да задам един въпрос по темата. Можем ли да прилага такъв демодулация с DSPs? Има ли DSP карта за това приложение (TI или Motorola)? Аз искам да науча дали такъв демодулация могат да бъдат приложени на DSP, с помощта на SIMULINK автоматичен инструмент за генериране на кода. Благодаря
 
Здравейте emrek, Вие може да използвате DSPs за прилагане на цифров демодулатори, при условие, скорост на данните е ниска. За по-висок системи за данни със скорост не: на изчисленията на Mac ще бъде morem и ф изискват много разпространители да работят едновременно, за да се поддържа скорост на данните. Разликата не: на мултипликатори за DSPs и РРОА са високи, и така FPGA може да даде по-добри резултати за един и същ в сравнение с DSPs
 

Welcome to EDABoard.com

Sponsor

Back
Top