CMOS

S

sachinmaheshwari

Guest
защо потреблението на енергия от CMOS е малък ...
Искам подходящ отговор .... н ф ако може да ми кажеш diagramatically, че би било по-добре за мен да се разбере

 
Освен логика CMOS, например логика TTL, или RTL логика, или N-MOS логика др ..Има постоянно изтичане на ток от PWR да GND, които "мощност отпадъци".
Въпреки това в логиката CMOS няма път за актуални към потока от PWR да GND, освен ако двете N-MOS и р-MOS са "ЗА".Това само happenes докато врата CMOS е "преход", т.е. става от 0to1 или 1to0.Така че, докато на входа на портата CMOS е статично, там не е кой да е от изтичане на текущата PWR към GND (с изключение на leakgae ток е много малък).Така че там не е кой да е "отпадъци" на властта.
Оттук CMOS е ниска мощност.
Надявам се, че помага.
Кр.,
Ави
http://www.vlsiip.com

 
този перфектен отговор ..опитате да прочетете някои теми от CMOS VLSI Дизайн от Weste HARRIS ....U ще го разберем по-добър начин ...

 
Здравейте sachinmaheshwari,

За CMOS статични консумация на енергия е много ниска, които могат да бъдат пренебрегвани и общото потребление на енергия е почти равна на власт Динамичен потребление.

CMOS схеми имат висок импеданс IP така IP ток е почти нулев, така по-малка мощност се изисква да предоставят за шофиране натоварване

 
OK, някой може да каже как да се изчислява мощност разсейване и да забави разпространението на CMOS инвертор

моля излезе то с ясно обяснение на изразяване и диаграми

благодаря предварително

 

Welcome to EDABoard.com

Sponsor

Back
Top