часовник домейн пресичане

A

ASIC_intl

Guest
когато можем да използваме две флоп като синхронизатор (за един сигнал бит за контрол) за честота на изпращане на домейн е по-висока от приемащата домейн или на обратната страна на това?
 
Така че, докато честотата на контрола на сигнала не е по-висока от честотата на часовника домейн, всичко ще бъде наред. т.е. ако контрола на сигнала се твърди, само за един по-бърз такт, могат да бъдат пропуснати.
 
това зависи не само от съотношението на честотите, но също така и на технологиите. погледнете за повече информация по Глава 7 от Weste и Харис книга ND http://asicdigitaldesign.wordpress.com/
 
Също така мисля, друга идея за решаване на проблема!
 
сигнал, преминаване от по-бавно домейн на CLK-бързо домейн CLK се нуждае от по-джапанки за синхронизация, като времето за уреждане на стабилна стойност от мета стабилна стойност в случай на по-бързо CLK е по-малко и следователно може да се наложи да положи повече флопове на синхронизатор . Но, както казва Нир Dahan, това зависи честоти, а също и технологията параметри.
 

Welcome to EDABoard.com

Sponsor

Back
Top