скорост на реализациите

J

joajas

Guest
Здравейте, аз имам този проблем, може би някой тук може да помогне.Имам входящи данни на 64Kbps и аз искам да се намали скоростта на 9600bps.Всеки, който има някаква идея как мога да направя това?Благодарности

 
използва голяма буферна памет, за да запаметите приемник на данни, и да го изпратят отново с ниска скорост.буферна памет, но ако е пълен, спирам приемник на данни.и ако паметта празен буфер, reveive данни отново.

 
Вие се намирате в класически пример в вещица на througput (ламбда) на подателя, е по-висока, отколкото на througput на приемника (mhu) (ламбда / mhu)> 1.Как в класическия mm1 опашката да реши този проблем, е необходимо само да се използва прекъсване (като модем предаване) в предаването.Размерът на буфер е вторичен проблем (Les важно).
Един добър пример е плъзгащи се прозорци механизъм като в УПИ HDLC и протоколи по този начин, можете да изучава тази спецификации в www.mcu.cz за HDLC и в 3GPP TS 24.022.
Здрасти

 
Аз не мисля, че би било трудно да се изгради на базата на скоростта конвертор, да речем, DS80C320, която е 8051-Core микро с 2 независими UARTs пълен дуплекс.
Един сериен порт ще чете данни на 64kbps и другите ще изпрати данните на 9.6kbps.
На всичко отгоре, че този микроорганизъм е: 256 байта Записник RAM и адреси и 64 KB RAM, която може да бъде използван като буфер ..
Информационен лист може да бъде obrained от:
http://www.robot-electronics.co.uk/datasheets/DS80C320.pdf
или Maxim-IC сайта ..

 

Welcome to EDABoard.com

Sponsor

Back
Top