проектиране на ultralow мощност 16 битово сигма делта АЦП

N

naomi

Guest
здрасти аз съм проектирането на 16-битов сигма делта АЦП в каданс. Аз не съм в състояние да проектира филтър децимация в CMOS ... някой може да ми предложи някакви верига
 
Можете да намерите как да се изгради филтър децимация в много книги на DSP. Типичен изпълнение включва ROM / RAM контролер плюс единица MAC. Филтърът коефициенти могат лесно да бъдат намерени в инструменти за дизайн на MATLAB филтър.
 
за първи път се учим "на сигнала и система", след това "използване на Matlab", след това "Verilog", а след това .....
 
Децимация филтър използва каскадно-Интегратор пита раздел, последвано от FIR раздел. CIC раздел decimates до 4 пъти по-висока от изходната честота на дискретизация и е в отговор на формата (грях Х над х) ^ N, N е по-висока от порядъка на аналоговия раздел. FIR може да бъде която и да е линейна проектната фаза, и се използва за antialias pourposes. Ако тактова честота е по-малко, отколкото, да речем, 10 MHz, мощност е много ниска (UW).
 

Welcome to EDABoard.com

Sponsor

Back
Top