банка в FPGA?

R

richardyue

Guest
Какво е банка в FPGA?Виждал съм го много пъти в основната структура на FPGA.Но какво е?Защо имаме нужда от банки в FPGA и каква е функционалността на тази част?Благодаря предварително.

 
В Xilinx РРОА, банката е група от I / O игли, които споделят общи ресурси, като един електрозахранването или един изходен ток справка.Това прави по-лесно да FPGA производство (по-евтин), и тя може да намали броя на устройството пина, но също така ограничава избора си на програмируеми I / O видове в зависимост от игли, която изберете.

 
Аз така го разбирам.Но в FPGA, има повече от един захранване?Искате ли да го обясни подробно?Сега разбирам защо ние използваме банки в FPGA в зависимост от вашите отговори, но аз не разбирам как банката работи в FPGA.Благодаря предварително.

 
Различни РРОА имат различни архитектури банка.Някои РРОА нямат никакви банки.Някои РРОА има няколко захранвания, други имат само един.Банки и захранващи устройства не са необходими, свързани помежду си.Трябва внимателно да четете информационния лист за вашата FPGA.

 
Здравейте, echo47,
Благодаря за вашата помощ.Аз ще пост глупав въпрос отново.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Усмивка" border="0" />

По мое мнение, ние свържете устройството само за източник на напрежение.Така например, специфично устройство може да има вход и изход пристанища, часовник, напрежение, и на земята, и т.н. Защо има толкова много източник на енергия?

 
и това всъщност се отнася до формата на ЗК, тя да бъде FPGA, ASIC или микропроцесор.Едно е да имате предвид, е, че "източник на енергия" е същото.на микро и нано нивата си винаги по-добре да има повече VCC и GND възглавнички.

 
Здравейте, samcheetah,
Благодаря за вашата помощ.Но аз все още не може да го разбере.Бихте ли искали да го обясня по-подробно.Благодаря за времето си за моята глупак.

 
Има много ситуации, поради което IC дизайнери трябва да предоставят повече от един VCC ПИН.ИС понякога изискват 3.3V и 2.5V захранващи устройства.2,5 V може да бъде за ядрото и 3.3V за I / O.

Освен това, ако ЗК е аналогова и цифрова части, основанията им ще се разделят.

А защо това е, че за 3.3V има много игли.защо няма нито един щифт за 3.3V и един щифт за 2.5V???Е, причината е, че можеш просто да 3.3V от една подложка и тичам през целия IC.съпротивлението, че между подложка и последната част от веригата ще бъде страхотно.така че решението е да се осигури ниско съпротивление пътя за VCC които се осъществява чрез повече от един VCC пина.

Надявам се, че помага

 
Здрасти,
В зависимост от технологията, FPGA се нуждае от източник на захранване.
VCCIO - I / O напрежение банка (специфични напрежение поддържа ниво)
VCCINT-Напрежение на ядрото (фиксирани)
С уважение
alt007

 
Здравейте, samcheetah,
Благодаря за вашата ценна информация.Наистина оценявам вашата помощ.Аз все още имам много въпроси за FPGA.Надявам се, че може да продължи да ми помогне.Това е много хубаво, че има толкова много хора, които са вид някъде изчакване за подпомагане с моите проблеми.

 
един пример защо има много VCC е THT за външния свят, на FPGA трябва да бъдат съвместими Wth на 3.3V TTL (например) ...IO блок, така че ще трябва да използват 3.3V ...

но да се намали силата загуби (по време на превключване) ..основните VCC би било удобно за използване на по напрежение ...както знаем за превключване губи мощност е пропорционална на VCC ˛

с уважение
SP

 

Welcome to EDABoard.com

Sponsor

Back
Top