Търсите за регулируеми съединение уби курс

W

Wenye

Guest
Здравейте всички, Има ли някой има идея регулируем съединение уби курс. Имам нужда от верига, която може да регулирате уби скоростта на възходящи и низходящи ръба отделно. И регулируема процент от 1ns 100ns в 0,5 или 1ns на стъпка. Дали някой има някаква идея? Благодаря ви предварително! Wenye
 
Мда - използване на източник на ток, и увеличаване на тока за по-бързо убиха. Всеки път, когато се забъркваш с убиха, трябва да знаете капацитет на изхода. (Каквото възел е въртене) Ако не знаете капацитет, трябва да добавите капачката достатъчно голям, за да бъде основното събитие (може би 100pf, ако очаквате да карам един куп логика порти, но знам колко) сега изчисли уби с I = C (DV / DT). Вие искате да ви 100pf уби от 0-5V в 100ns? -> 5mA. 10ns? 50mA 1ns? 500mA 0-1V в 1ns? 100mA 0-15V в 10ps? 150A. Това става трудно тук.
 
Hi Electronrancher, Първо, благодаря ви за вашия отговор. U идея е прав и евристични ... Заредете капацитет (разпределен капацитет включват ПХБ) е около 50pF. Но, тъй като ми е известно да карам източник, който се провежда в много висока скорост (време за втвърдяване на изходен ток е по-ниска 1ns) е много трудна работа. Може ли ф плс да ми даде някаква идея как да направите ... Wenye
 
Wenye, Какво е вашето приложение и технологии (CMOS, биполярно и т.н. ..)? Въпреки че вие казвате аналогови схема дизайн, аз съм виждал хора наричат проектиране на драйверите на CMOS изход "аналогови дизайн". Корен
 
Този документ може да се помогне за вас ... е на идеята за буфер с адаптивни уби отношение на механизъм за контрол на АО / P
 
Обикновено I / O вериги има изискване уби курс. Проверете тези референтни. Basic ESD и I / O Дизайн от Санджай Dabral (автор), Тимъти Малоуни (автор) има някои примерни схеми. ESD и I / O Дизайн [/URL]
 
Потърсете източник кръст съчетано opamp топология .. Тук можете да контролирате отделно положителните и отрицателните темпове уби ..
 
Здравейте, mukeshk може да ви снабди някои статии за "източник кръст, заедно opamp топология"
 
Проверете страница не 390 на Алън Holberg .. Актуализация на мен с Ур статус ..
 
Здравейте всички, Има ли някой има идея регулируем съединение уби курс. Имам нужда от верига, която може да регулирате уби скоростта на възходящи и низходящи ръба отделно. И регулируема процент от 1ns 100ns в 0,5 или 1ns на стъпка. Дали някой има някаква идея? Благодаря ви предварително! Wenye
 
Проверете страница не 390 на Алън Holberg .. Актуализация на мен с Ур статус ..
 
Мда - използване на източник на ток, и увеличаване на тока за по-бързо убиха. Всеки път, когато се забъркваш с убиха, трябва да знаете капацитет на изхода. (Каквото възел е въртене) Ако не знаете капацитет, трябва да добавите капачката достатъчно голям, за да бъде основното събитие (може би 100pf, ако очаквате да карам един куп логика порти, но знам колко) сега изчисли уби с I = C (DV / DT). Вие искате да ви 100pf уби от 0-5V в 100ns? -> 5mA. 10ns? 50mA 1ns? 500mA 0-1V в 1ns? 100mA 0-15V в 10ps? 150A. Това става трудно тук.
 
Проверете страница не 390 на Алън Holberg .. Актуализация на мен с Ур статус ..
 
Hi Electronrancher, Първо, благодаря ви за вашия отговор. U идея е прав и евристични ... Заредете капацитет (разпределен капацитет включват ПХБ) е около 50pF. Но, тъй като ми е известно да карам източник, който се провежда в много висока скорост (време за втвърдяване на изходен ток е по-ниска 1ns) е много трудна работа. Може ли ф плс да ми даде някаква идея как да направите ... Wenye
 
да го използвате за електронни натоварване?
 
Wenye, Какво е вашето приложение и технологии (CMOS, биполярно и т.н. ..)? Въпреки че вие казвате аналогови схема дизайн, аз съм виждал хора наричат проектиране на драйверите на CMOS изход "аналогови дизайн". Корен
 
Ур въпрос не е ясно .. или може да бъде липсата на знания в моята страна ..
 
Този документ може да се помогне за вас ... е на идеята за буфер с адаптивни уби отношение на механизъм за контрол на АО / P
 
Обикновено I / O вериги има изискване уби курс. Проверете тези референтни. Basic ESD и I / O Дизайн от Санджай Dabral (автор), Тимъти Малоуни (автор) има някои примерни схеми. ESD и I / O Дизайн [/URL]
 
Потърсете източник кръст съчетано opamp топология .. Тук можете да контролирате отделно положителните и отрицателните темпове уби ..
 

Welcome to EDABoard.com

Sponsor

Back
Top