Трептене ADPLL, свързани с честота на PLL?

B

bracketx

Guest
Ако контрол на ADPLL според брояча, ниска честота означава лошо трептене. Вярно ли е?
 
Знаете ли, означава ниска честота на сравнение? Ако честотата е цифров контрол, няма разлика време дискретна стойност continiuous контрол. Проблемите са в детайлите: 1. Дигитален контрол с висока резолюция е често nonmonotonic или трябва да се използват няколко сегмента. 2. Фаза резолюция изисква да разчита на много високи честоти. В аналогов PLL можете да получите някои PS резолюция (допустимите нива на шум) Опитайте се да изчисли шум изпълнение на вашите цифрови ADPLL. Тогава трябва да знаеш колко бита имате нужда от там.
 
какво множество сегменти? Искаш да кажеш, че ADPLL не е подходящ за ниско време трептене PLL дизайн?
 

Welcome to EDABoard.com

Sponsor

Back
Top