P
peter_hawk
Guest
Искам да изработят дизайн на диференциала, един цокъл усилвател.
Вход: 0 ~ VDD разгара 500MHz задължително вълна (VDD = 2.7V, 0.5um CMOS Tech)
Веригата е както следва.
Моят въпрос е изход не е в цикъл на 50% мито
Може ли някой да ми даде някои посъветва.
Вход: 0 ~ VDD разгара 500MHz задължително вълна (VDD = 2.7V, 0.5um CMOS Tech)
Веригата е както следва.
Моят въпрос е изход не е в цикъл на 50% мито
Може ли някой да ми даде някои посъветва.