Как да конвертирате извлечени оглед на схеми в IC5?

D

dd2001

Guest
В ритъм IC5, аз оформление извлечена успешно, обаче, когато гледам в извлечени оглед, имам шок!има толкова много паразитни капачки и резистори, как да вмъкнете паразитни капачки в оригиналния схематично?Thnaks.

 
<img src="http://gallery.dpcdn.pl/imgc/News/55673/g_-_550x412_-_s_55673x20140630145604_0.png" alt="image" />W najbliższych miesiącach możemy spodziewać się programu uruchomieniowego dla Androida, który pokaże nam jak wygląda obsługa systemu Sailfish z urządzeń Jolla. Producent najwyrażniej postanowił zareklamować swoje urządzenia w inny sposób, odwołując się właśnie do ogromnego grona posiadaczy Androida. Dzięki temu niemal każdy będzie mógł zobaczyć jak to wygląda, bez ponoszenia jakichkolwiek kosztów...<img src="http://feeds.feedburner.com/~r/dobreprogramy/Aktualnosci/~4/5bXKIUuh9So" height="1" width="1"/>

Read more...
 
Защо искаш да го направиш?
Би трябвало да можете да тече симулация върху добитите оглед веднага.
използване йерархия редактор и Netllist и Тичам.че то!
Ако искате да знаете, когато тези paracitics са поставени в EXTR оформление
zoon можете да видите и в малки капачки и ВЕИ.
Labo

 
Tnanks.

Ако искате да вмъкнете тези паразитни шапки и резистори в оригиналния схематични, трябва ли да го направите ръчно или автоматично от команда от LDV или други memus?

 
Вие не може да има за цел схематични назад от добитите изглед (това е само netlist).Но можете да поставите паразитни в схематичен и след това извлечение!Както и всички parasitics се изчислява от софтуера, така че защо ще трябва да добавите други?
Mazz

 
DD,
Still I Dont разбирам защо искате parasitics във вашия схеми.
На практика то не служи за никаква цел.
Както казах по-рано, извлечени цел е parasitics си схеми
Така ifyou симулира си extraced цел означава, че се симулира си схеми с parasitics.
Надявам се това да помогне
Labo

 
Публикувай оформление симулации се извършва чрез симулиране на извлечени netlist, които съдържат паразитни шапки и резистор's.

 
Някои фирми имат по методология на "производство схеми" & "дизайн схеми".Първият отчет за действително parasitics и се използва преди форма, се извършва чрез груба оценка на parasitics.

Ако искаш да направим това, IC5 дава украйна опция."В" на устройство, u'll намерите опция
"Показват, оформление параметри".U може да го изпълни за счетоводни parasitics.

С уважение,

 
Не мога да намеря паразитни резистентност или капацитет на схематични устройства.Добивът е възможно изтичане на бележки / източник област / периметър в символ на интерфейса схематични.В анотацията е само на мрежи, резистентност (не толкова значим) и общо капачката.

 
Здрасти,

да dd2001:
- В ic5033 има инструмент, наречен "concice".този инструмент се намалява броят на устройства, извлечени от тях концентрират по-малко няколко устройства.
- Втори инструмент, наречен "conn2sch" създава схематичен поглед от netlist гледка.
Аз никога не използват тези средства, но аз все пак те могат да ви помогнат.
Вие ще намерите в документацията, доктора папка на вашия ic5033 инсталация.

поздравления,
hqqh

 
По мое мнение, paracitic резистор и капачките са съществуват единствено, когато изготвя оформлението си и след това извлечение на netlist!Схема не разполагат с възможност да вмъкнете paracitic компонент, освен ако не използвате пасивното съпротивление или капачки в своя дизайн инструменти като "paracitic компоненти"!Въпреки това, се уверете, че знаете в какво възел, че паразитни съществува, преди да добавите пасивното съпротивление / капачки!

Паразитни компоненти разрушават своя дизайн спец. и затова трябва да имат добри познания по общ чертеж и се опитайте да прилагането на някои оформление техника, като мулти-fingger или общи-медицентър.Тази техника е да се намали paracitic някои компоненти!

Схемата е като идеален дизайн, но оформлението е като в реалния чип, който не е идеален!

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 
DD2001,
Мисля, че темата става прекалено горещо да се справя.
В ритъм (IC5), когато екстракт оформление (означава създаването на паразитни netlist от форма) и това се нарича извлечени изглед (която може да бъде netlisted).
Отново, в Cadence ви не може да получи схеми с parasitics .. Период.
(Защото добитите самата цел е представяне на схеми с parasitics) и е достатъчно добър да тече симулация (с parasitics, която е част от него).

Labo

 
Сега става горещ!

"Екстракция Вю" е разположението виждане, който може да бъде netlisted.Аз съдържа слоеве в повечето случаи, свързани чрез свързване изявление.

В Cadence не съществуват, reallly не схематично с backannotated паразитни компоненти.Ако например една от MOS схеми е разделена на няколко паралелни MOS в оформлението добитите оглед netlist съдържа паралелни устройства MOS.Също така на изтичането / ориентация източник може да бъде произволно.Но най-лоши неща за Cadence е, че не може да ви предпази настройка Waveform симулация.Ако се анализират около 100 сигнали, вие трябва да ги търси в добитите оглед оформление.

Така Преглед на концепция за Cadence е добра, но твърде добра практика.

 
rfsystem е право, както и други.

=====
В ритъм, (за разлика от PCB дизайн програми) няма резервни анотация от оформлението на схематични.
----
Можете да Отидох в симулация -> околната среда (в аналогов художник), аз мисля, както и промяна в списъка оглед спиране и се добавя "извлечени" в списъка.Когато Отидох в симулация-> netlist-> Display окончателен, можете да видите всички parasitics в netlist.и вие може да симулира след оформление извлечени гледка. (менюто избор може да бъде погрешно, но можете да огледам)
----
Няма начин автоматично да привлече parasitics върху схеми, тъй като то не е полезно.Причина: Вие вече имате netlist.
----
Ако вашата фирма или институция следва потока Дизайн тогава може би някои са инструмент, за да постигнем това (привидно излишни) задача.
-----

 
можете да backannotate на parasictic стойност на вашите схематични когато правите LVS, след което добавете след това си схематични ръчно, след което използвайте довереник цел симулиране на схеми с паразитни (schematic_sim).

 
Този скрипт може да конвертирате извлечени оглед в схематични.
Може би трябва някои промени!

процедура (CopyInstanceParameters (srcInst dstInst)
нека ((instcdf параметри SV DV)
instcdf = cdfGetInstCDF (srcInst)
параметри = instcdf-> параметри ~> име
foreach (параметър параметри
SV = dbGet (srcInst параметър)
Пет = dbGet (dstInst параметър)
освен ако (SV == Пет
dbSet (dstInst параметър SV)
)
)
))
процедура (RoundFixTo (а, б)
; прикрепвам (A / B .5) * б
кръг (A / B) * б
)
libName = "Lib"
cellName = "клетка"
extViewName = "извлечени"
schViewName = "схеми"
extCV = dbOpenCellViewByType (libName cellName extViewName "" "R")
schCV = dbOpenCellViewByType (libName cellName schViewName "схеми" "W")

allNets = foreach (mapcar мрежа extCV-> мрежи
списък (нето
dbCreateNet (schCV
NetName = buildString (
foreach (mapcar sigName нето-> sigNames
strcat ( "мрежа" sigName)
)
","
)
нула
)
NetName
)
)
instanceMasters = extCV-> instanceMasters
майстори = foreach (mapcar instanceMasters майстор
списък (магистър
dbOpenCellViewByType (магистър-> libName майстор-> cellName "символ")
)
)
symbolPinPos = foreach (mapcar майстори майстор
майстор = cadr (магистър)
форми = SETOF (форма майстор-> фигури форма-> нето)
; за закрепване се компенсират
списък (магистър foreach (mapcar форма форми
bBox = форма-> bBox
списък (форма-> мрежа-> име
(caar (bBox) caadr (bBox)) / 2
(cadar (bBox) cadadr (bBox)) / 2
)
))
)
foreach (т.м. extCV-> случаи
майстор = cadr (Доц. д-р (Inst-> капитана майстори))
скала = 0.2
х = RoundFixTo (кола (Inst-> XY) * мащаб 0.0625)
Y = RoundFixTo (cadr (Inst-> XY) * мащаб 0.0625)
newInst = dbCreateInst (schCV майстор
get_string (gensym (strcat ( "Аз Inst-> cellName))); t_name
X: Y; l_point
"К0"; t_orient
)
CopyInstanceParameters (т.м. newInst)
symbolPin = cadr (Доц. д-р (магистър symbolPinPos))
foreach (т.м. план-> instTerms
netSlot = Доц. д-р (план-> мрежа allNets)
NetName = тото (2 netSlot)
dbCreateConnByName (нето = cadr (netSlot) newInst план-> име)
termPos = CdR (Доц. д-р (план-> име symbolPin))
y1 = Y cadr (termPos)
x1 = X (автомобил termPos)
линия = dbCreateLine (schCV списък (228 252)
списък (x1: y1 x1 0,0625: y1)
)
dbAddFigToNet (линия нето)
етикет = dbCreateLabel (schCV списък (228 237)
x1: y1 NetName "centerCenter"
"К0" "тояга" 0,001
)
dbAddFigToNet (етикет нето)
етикет-> parent = линия
)
)
dbSave (schCV)

 
Здравейте highler технологии,

Това е sridhar

Искам някои добри програми за квалификация, които работят.

и U може да ми отговори тук или да ми номер
sridhar540 (до) rediffmail.com
byeeeeeeee

 

Welcome to EDABoard.com

Sponsor

Back
Top