Как да добавите дърпам-нагоре / падащото резистор за FPGA's IO портове

S

s8319

Guest
Искам да добавите слаб падащото резистор на 3-буфери състояние продукция и двупосочни буфери в Xilinx FPGA, аз се опитах да го код по този начин:

IOBUF KIO_0 (. О (KIO_I [0]),. IO (KIO [0]),. I (KIO_O [0]),. Т (! Ние));
IOBUF KIO_1 (. О (KIO_I [1]),. IO (KIO [1]),. I (KIO_O [1]),. Т (! Ние));
IOBUF KIO_2 (. О (KIO_I [2]),. IO (KIO [2]),. I (KIO_O [2]),. Т (! Ние));
IOBUF KIO_3 (. О (KIO_I [3]),. IO (KIO [3]),. I (KIO_O [3]),. Т (! Ние));
IOBUF KIO_4 (. О (KIO_I [4]),. IO (KIO [4]),. I (KIO_O [4]),. Т (! Ние));
IOBUF KIO_5 (. О (KIO_I [5]),. IO (KIO [5]),. I (KIO_O [5]),. Т (! Ние));
IOBUF KIO_6 (. О (KIO_I [6]),. IO (KIO [6]),. I (KIO_O [6]),. Т (! Ние));
IOBUF KIO_7 (. О (KIO_I [7]),. IO (KIO [7]),. I (KIO_O [7]),. Т (! Ние));

Падащото pdIO0 (. О (KIO [0]));
Падащото pdIO1 (. О (KIO [1]));
Падащото pdIO2 (. О (KIO [2]));
Падащото pdIO3 (. О (KIO [3]));
Падащото pdIO4 (. О (KIO [4]));
Падащото pdIO5 (. О (KIO [5]));
Падащото pdIO6 (. О (KIO [6]));
Падащото pdIO7 (. О (KIO [7]));

но тя не работи!
Може ли някой да ми помогне?Благодарим Ви!

 
редактор употреба ограничение на Xilinx ISE да добавите pullup за IO сигнали

 
благодаря ти KiB, можеш ли да ми даде подробно обяснение за използване на ограничения редактор?

 
в Xilinx ISE кликнете върху "Присвояване на пакет Pins"
Xilinx ПАСЕ инструмент ще бъде стартирана
на прозореца дизайн обекта, който ще намерите всички I / O сигнал
има колона, наречена прекратяване.
определени pullup или падащото според Ур изискването за необходимия сигнал

 
Ур, ако не се използват GUI Ограничение редактор тогава присвоите PULLUP или в падащото. UCF файл (ограничение файл), където U е възлагане на вашия сигнал на ПИН.

 
благодаря, тя работи когато се използва вървят в constarint файл.

 

Welcome to EDABoard.com

Sponsor

Back
Top