Въпрос за продукцията съпротива в opamp и тока

A

Analog_IC

Guest
Q1. За постигане на highe печалба в напрежение съпротивление на усилвател изход се увеличава. И нарастваща съпротива изход може да изглежда скоростта на верига доста податливи на капацитет на натоварване. защо?? Q2. Общо тока в сгънато cascode случай се изисква по-висока, отколкото в прост cascode етап да се постигне същата производителност. защо??
 
На въпрос 1, еквивалентен източник на ток, на транзистора модел е управление на резистор в паралел с кондензатор. Преобразете източник на ток, и паралелно резистор в еквивалентен източник на напрежение в серия с резистор. Тогава кондензатор образува ниски честоти RC мрежа за преминаване на сигнала чрез. Това ограничава честотната характеристика. За по-големи стойности резистор капацитет прави по-ниска честота нискочестотен филтър.
 
Обърнете разл двойка например, като цяло, нейното усилване е Gm * Rout, така че толкова по-висока устойчивост изход, толкова по-висока печалба. И изход възел е доминиращ полюс, това е 1 / (Rout * (съд + CL)), можете да видите, когато капацитет на натоварване се увеличава, времеконстанта се увеличава, което означава, че честотната лента е намалена.
 
Q2: Ans: По отношение на фиг 6.1-9 в CMOS Analog Circuit Design (Алън и Holberg), то е много ясно на вместо на два клона на MOS в конфигурация cascode, в сгънато - cascode имате още два клона в подкрепа на "сгънати" част на сгънатия cascode, т.е. обикновено входните транзистори. Оттук нараства (в съвкупност). Надявам се това изчиства проблема. Srivats
 

Welcome to EDABoard.com

Sponsor

Back
Top